

# Arhitectura sistemelor de calcul

- Prelegerea 7 -

0-DS

Ruxandra F. Olimid

Facultatea de Matematică și Informatică Universitatea din București

## **Cuprins**

- 1. Decodificatoare
- 2. Codificatoare
- 3. Multiplexoare
- 4. Demultiplexoare
- 5. PLA
- 6. ROM

- Scop: standardizarea şi determinarea semnalului de intrare
- Abreviere: DCD (decodificator); EDCD (decodificator elementar)
- Mod de funcţionare: o singură ieşire este activă la un moment dat; aceasta determină semnalul de intrare
- > Reprezentare schematică:





- > EDCD: 1 singură intrare; 2 ieşiri
  - $\checkmark$  leşirea  $y_0$  devine activă dacă intrarea are valoarea 0
  - $\checkmark$  leşirea  $y_1$  devine activă dacă intrarea are valoarea 1



[Xilinx - ISE]

- $\triangleright$  *Def.:* Un  $DCD_n$  este un circuit combinational cu intrarea  $X = \{0,1\}^n$  şi ieşirea Y pe  $2^n$  biţi astfel încât:
  - ✓ Fiecare ieşire este activă pentru o singură configurație la intrare
  - ✓ Fiecare configurație la intrare activează un singur bit de ieşire
- $\blacktriangleright$  leşirea  $y_i$  este activă, unde i este reprezentarea în binar a intrării x
  - $\triangleright DCD_3$ : este activă ieşirea  $y_5$ dacă s-a primit la intrare x=(1,0,1)
  - ightharpoonup EDCD ( $DCD_1$ ): leşirea  $y_1$  devine activă dacă s-a primit la intrare x=1





 $DCD_3$ 

- √ 3 intrări + 1 (on/off)
- √ 8 ieşiri



- > DCD se pot defini recursiv:
  - ✓  $DCD_1$  este EDCD
  - ✓  $DCD_n$  este compunerea dintre  $DCD_{n-1}$  și  $DCD_1$
- Întrebare: Care este construcţia?

Construcţia anterioară introduce o complexitate exponenţială, aşa încât se preferă construcţia directă, cu n intrări în poarta AND

- > Scop: rezolvarea unei probleme; generarea unui rezultat
- Mod de funcţionare: intrările în codificator sunt ieşirile unui decodificator; apoi, folosind porţi OR (SAU) se implementează funcţia în forma canonică (normal disjunctivă)

 $\triangleright$  *Def.:* Un  $(2^n, p)$ -codificator este un circuit combinational cu  $2^n$  intrări dintre care una singură este activă la un anumit moment și p porți OR, fiecare cu maxim  $2^n$  intrări distincte.

#### Construcţie:

- $\succ$  Intrările în codificator sunt ieșirile unui decodificator  $DCD_n$
- ➤ Se implementează funcționalitatea cu ajutorul porților OR (prin scriere în formă normal disjunctivă)

#### Universalitate:

Orice funcţie logică poate fi implementată cu ajutorului unui codificator



- > Întrebare: Care sunt formele canonice pentru funcțiile corespunzătoare circuitului reprezentat pe slide-ul anterior?
- > Răspuns:

FND pentru cele 2 ieşiri sunt:

$$f_1(x, y, z) = xy\bar{z} + \bar{x}yz$$
  
$$f_2(x, y, z) = x\bar{y}\bar{z} + xy\bar{z} + \bar{x}\bar{y}z + x\bar{y}z$$

Unde:

$$f(x, y, z) = (f_1(x, y, z), f_2(x, y, z))$$

Întrebare: Cum se reprezintă cu ajutorul unui codificator funcţia următoare?

$$f(a,b,c) = \bar{a}c + a\bar{b} + abc$$

> Răspuns:



Se aduce funcţia la FND:

$$f(a,b,c) = \overline{a}\overline{b}c + \overline{a}bc + a\overline{b}\overline{c} + a\overline{b}c + abc$$

Scop: selectează unul dintre semnalele primite la intrare în funcţie de un semnal de selecţie

Abreviere: MUX (multiplexor); EMUX (multiplexor elementar)

Mod de funcţionare: o singură ieşire este activă la un moment dat;

aceasta determină semnalul de intrare

> Reprezentare schematică:







- EMUX: 2 intrări și 1 bit de selecție; 1 ieșire
  - ✓ leşirea copiază intrarea 0 dacă bitul de selecţie este 0;
  - ✓ leşirea copiază intrarea 1 dacă bitul de selecţie este 1;



- EMUX: 2 intrări și 1 bit de selecție; 1 ieșire
  - ✓ leşirea copiază intrarea 0 dacă bitul de selecţie este 0;
  - ✓ leşirea copiază intrarea 1 dacă bitul de selecţie este 1;



 $\triangleright$  *Def.:* Un  $MUX_n$  este un circuit combinational cu n biţi de control care selectează la ieşire o singură intrare din maxim  $2^n$  posibile.

Intrarea  $i_j$  este activă, unde j este reprezentarea în binar a semnalului de selecție

- Construcţia cu ajutorul decodificatorului:
  - ➤ Intrarea i<sub>j</sub> este activă, unde j este reprezentarea în binar a semnalului de selecţie



➤ Construcția recursivă (prin conectări seriale și paralele):



## Demultiplexoare

- Scop: transferă un semnal de intrare la o ieşire în funcţie de un cod de selecţie
- Abreviere: DMUX (demultiplexor); EDMUX (demultiplexor elementar)
- Mod de funcţionare: o singură ieşire a unui decodificator este activă la un moment dat; aceasta va fi cea care va prelua semnalul de intrare

#### Demultiplexoare

- > EDMUX: 1 intrare și 1 bit de selecție; 2 ieșiri
  - ✓ leşirea  $y_0$  devine E dacă bitul de selecţie are valoarea 0
  - ✓ leşirea  $y_1$  devine E dacă bitul de selecție are valoarea 1



#### Demultiplexoare

- $\blacktriangleright$  *Def.:* Un demultiplexor  $DMUX_n$  cu n intrări transferă semnalul de la intrare la una dintre cele ieşiri conform cu codul binar de selecție.
- Construcţia cu ajutorul decodificatorului:



[AAT]

- Am arătat deja că orice funcţie logică poate fi codificată folosind ieşirile unui decodificator, prin aducere la forma normal disjunctivă
- Această construcţie nu este însă întotdeauna optimă pentru că se utilizează un decodificator complet, chiar dacă spre exemplu nu este necesară decât utilizarea câtorva produse de termeni
- PLA (Programmable Logic Array) implementează mai eficient o funcţie booleană, prin 2 nivele de porţi logice: un tablou AND şi un tablou OR (care conţin doar produsele utilizate)

> Reprezentarea generală unui PLA este următoarea:



> Am codificat anterior cu ajutorul unui decodificator funcţia



$$f(x,y,z) = (f_1(x,y,z), f_2(x,y,z))$$
  

$$f_1(x,y,z) = xy\bar{z} + \bar{x}yz$$
  

$$f_2(x,y,z) = x\bar{y}\bar{z} + xy\bar{z} + \bar{x}\bar{y}z + x\bar{y}z$$

- > Întrebare: Cum se reprezintă aceeași funcție printr-un PLA?
- Räspuns:



$$f(x,y,z) = (f_1(x,y,z), f_2(x,y,z))$$
$$f_1(x,y,z) = xy\bar{z} + \bar{x}yz$$
$$f_2(x,y,z) = x\bar{y}\bar{z} + xy\bar{z} + \bar{x}\bar{y}z + x\bar{y}z$$

## ROM (Read Only Memory)

- Codificarea unei funcţii cu ajutorul unui decodificator poate fi interpretată şi ca o memorie fixă
- Read Only Memory (ROM) este un tip de memorie care se poate citi, dar nu se poate modifica
- Dacă se consideră intrările în codificator ca adrese, atunci ieşirea circuitului reprezintă valoarea stocată la adresa respectivă

## ROM (Read Only Memory)

> Întrebare: Care este valoarea stocată la adresa 010? Dar la adresa 110?



Răspuns: 00, respectiv 10

#### Referințe bibliografice



[AAT] A. Atanasiu, Arhitectura calculatorului



[COD] D. Patterson and J. Hennessy, Computer Organisation and Design

Schemele [Xilinx - ISE] au fost realizate folosind

http://www.xilinx.com/tools/projnav.htm